跳转到主要内容

概览

描述

The 650-40 is a clock chip designed for use in Ethernet Switch applications. Using IDT’s patented Phase-Locked Loop (PLL) techniques, the device takes a 25 MHz crystal input and produces various output clock frequencies as listed in Output Select Table.

特性

  • Packaged in 16-pin TSSOP
  • Pb (lead) free package
  • Operating voltage of 3.3 V
  • Low power consumption
  • Input frequency of 25 MHz
  • Low long-term jitter
  • 2.5 V to 3.3 V clock outputs

产品对比

应用

文档

类型 文档标题 日期
数据手册 PDF 244 KB
产品变更通告 PDF 663 KB
EOL 通告 PDF 72 KB
EOL 通告 PDF 72 KB
产品变更通告 PDF 361 KB
5 items

设计和开发

模型

ECAD 模块

点击产品选项表中的 CAD 模型链接,查找 SamacSys 中的原理图符号、PCB 焊盘布局和 3D CAD 模型。如果符号和模型不可用,可直接在 SamacSys 请求该符号或模型。

Diagram of ECAD Models

产品选项

当前筛选条件