跳转到主要内容

概览

描述

The 874003I-03 is a high performance Differential-to-LVDS Frequency Translator/ Jitter Attenuator designed for use in communication systems. In these systems, a jitter attenuator may be required to attenuate high frequency random and deterministic jitter components from the PLL synthesizer and from the system board. The 874003I-03 has a bandwidth that can easily track triangular spread profiles, while providing good jitter attenuation. The 874003I-03 uses IDT's 3RD Generation FemtoClockTM PLL technology to achieve the lowest possible phase noise. The device is packaged in a 20 Lead TSSOP package, making it ideal for use in space constrained applications.

特性

  • Three differential LVDS output pairs
  • One differential clock input
  • CLK and nCLK supports the following input types: LVPECL, LVDS, LVHSTL, SSTL, HCSL
  • Output frequency range: 61.25MHz - 320MHz
  • Input frequency range: 122.5MHz - 160MHz
  • VCO range: 490MHz - 640MHz
  • Cycle-to-cycle jitter: 18ps (typical)
  • 3.3V operating supply
  • ?40°C to 85°C ambient operating temperature
  • Available in both standard (RoHS 5) and lead-free (RoHS 6) packages

产品对比

应用

文档

类型 文档标题 日期
EOL 通告 PDF 542 KB
1 项目

设计和开发

模型

ECAD 模块

点击产品选项表中的 CAD 模型链接,查找 SamacSys 中的原理图符号、PCB 焊盘布局和 3D CAD 模型。如果符号和模型不可用,可直接在 SamacSys 请求该符号或模型。

Diagram of ECAD Models

产品选项

当前筛选条件

支持

支持社区

支持社区

在线询问瑞萨电子工程社群的技术人员,快速获得技术支持。
浏览常见问题解答

常见问题

浏览我们的知识库,了解常见问题的解答。
提交工单

提交工单

需要咨询技术性问题或提供非公开信息吗?