跳转到主要内容

概览

描述

The 83115 is a low skew, 1-to-16 LVCMOS/ LVTTL Fanout Buffer. The 83115 single-ended clock input accepts LVCMOS or LVTTL input levels. The 83115 operates at full 3.3V supply mode over the commercial temperature range. Guaranteed output and part-to-part skew characteristics make the 83115 ideal for those clock distribution applications demanding well defined performance and repeatability.

特性

  • Sixteen LVCMOS / LVTTL outputs, 15Ω output impedance
  • One LVCMOS / LVTTL clock input
  • Maximum output frequency: 200MHz
  • All inputs are 5V tolerant
  • Output skew: 250ps (maximum)
  • Part-to-part skew: 800ps (maximum)
  • Additive phase jitter, RMS: 0.09ps (typical)
  • Full 3.3V operating supply
  • 0°C to 70°C ambient operating temperature
  • Available in lead-free (RoHS 6) package

产品对比

应用

文档

设计和开发

模型

ECAD 模块

点击产品选项表中的 CAD 模型链接,查找 SamacSys 中的原理图符号、PCB 焊盘布局和 3D CAD 模型。如果符号和模型不可用,可直接在 SamacSys 请求该符号或模型。

Diagram of ECAD Models

模型

类型 文档标题 日期
模型 - IBIS ZIP 31 KB
1 项目

产品选项

当前筛选条件

支持

支持社区

支持社区

在线询问瑞萨电子工程社群的技术人员,快速获得技术支持。
浏览常见问题解答

常见问题

浏览我们的知识库,了解常见问题的解答。
提交工单

提交工单

需要咨询技术性问题或提供非公开信息吗?