跳转到主要内容

概览

描述

The ICS85304I-01 is a low-skew, high-performance 1-to-5 differential-to-3.3V LVPECL fanout buffer. The ICS85304I-01 has two selectable clock inputs. The CLKx, nCLKx pairs can accept most standard differential input levels. The clock enable is internally synchronized to eliminate runt clock pulses on the outputs during asynchronous assertion/de-assertion of the clock enable pin.

Guaranteed output and part-to-part skew characteristics make the ICS85304I-01 ideal for those applications demanding well-defined performance and repeatability.

特性

  • Five 3.3V differential LVPECL output pairs
  • Selectable differential CLKx, nCLKx input pairs
  • CLKx, nCLKx input pairs can accept the following differential levels: LVDS, LVPECL, LVHSTL, and HCSL levels
  • Maximum output frequency: 650MHz
  • Translates any single-ended input signal to 3.3V LVPECL levels with resistor bias on nCLKx inputs
  • Output skew: 60ps (maximum)
  • Part-to-Part skew: 300ps (maximum)
  • Propagation delay: 2.1ns (maximum)
  • Full 3.3V supply mode
  • -40 °C to 85 °C ambient operating temperature
  • Lead-free (RoHS 6) package

产品对比

应用

文档

设计和开发

模型

ECAD 模块

点击产品选项表中的 CAD 模型链接,查找 SamacSys 中的原理图符号、PCB 焊盘布局和 3D CAD 模型。如果符号和模型不可用,可直接在 SamacSys 请求该符号或模型。

Diagram of ECAD Models

产品选项

当前筛选条件

支持

支持社区

支持社区

在线询问瑞萨电子工程社群的技术人员,快速获得技术支持。
浏览常见问题解答

常见问题

浏览我们的知识库,了解常见问题的解答。
提交工单

提交工单

需要咨询技术性问题或提供非公开信息吗?