概览
描述
RZ/N2H 是一款先进的高端 MPU,可提供高速和实时操作,搭载工业以太网,提供控制器和设备所需的复杂网络功能,满足可编程逻辑控制器 (PLC) 和运动控制器的要求。 此款处理器具有工业机器人、运动控制器和 PLC 等控制器所需的处理能力和外设功能。 Quad Arm® Cortex®-A55 CPU 内核 (1200MHz) 用于应用处理,两个 Arm Cortex-R52 CPU 内核 (1000MHz) 用于实时控制,网络功能兼容时间敏感网络 (TSN) 和各种工业以太网协议(如 EtherCAT、EtherNet/IP 和 PROFINET RT/IRT)。 配备 3 个 GMAC,可同时启用多个网络。 其配备 LPDDR4 大容量内存接口和 SD/eMMC 大容量非易失性存储器接口,支持 Linux 等应用广泛的操作系统。 此外,还提供 2 个 PCIe Gen3 通道、2 个 xSPI 通道和其他高速接口。 仅一个芯片即可实现多轴电机控制,减少了 BOM 元件的数量,从而有助于降低功耗并缩小电路板尺寸。
特性
- CPU:Arm Quad Cortex-A55 x 4,最高工作频率 1200MHz
- CPU:Arm Dual Cortex-R52,最高工作频率 1000MHz
- 内存:每个 R52 内核拥有 576KB 紧耦合内存(带 ECC),内置 2MB RAM(带 ECC)
- LPDDR4 SDRAM 内存接口
- 三角函数加速器
- 3 端口千兆以太网交换机搭载 TSN 和 3个以太网 GMAC
- 工业以太网:EtherCAT®、PROFINET® RT/IRT、EtherNet/IP™等。
- 编码器接口:14ch(支持 A-format™、EnDat、BiSS®、HIPERFACE® DSL、FA-CODER)
- 多达 6 轴的电机控制
- Octa/Quad SPI 支持
- ADC:12 位 x 3 个单元
- ΔΣ I/F: 23ch
- 封装:576 引脚 FCBGA
- 电压:0.8V 内核;1.1V DDR;1.8V PLL、OSC、USB I/O;3.3V GPIO、xSPI、RMII、MII
产品对比
应用
设计和开发
软件与工具
样例程序
开发板与套件
模型
ECAD 模块
点击产品选项表中的 CAD 模型链接,查找 SamacSys 中的原理图符号、PCB 焊盘布局和 3D CAD 模型。如果符号和模型不可用,可直接在 SamacSys 请求该符号或模型。

支持
常见问题
-
RZ/T2H, RZ/N2H: 未使用引脚的处理
请参考用户手册以下章节:处理未使用的引脚。请注意,处理方式因引脚而异。 17.6 Handling of Unused Pins
1970年1月1日 -
RZ/T2H, RZ/N2H: 关于LPDDR4接口
不支持DDR4。 关于PCB设计,请参考已发布的LPDDR4 PCB设计指南(R01AN7268EJ0100)和LPDDR4 PCB验证指南(R01AN7260EJ0100)。
1970年1月1日 -
RZ/T2H, RZ/N2H: 示例软件(驱动软件使用示例)
使用示例集中有示例程序。示例程序可从RZ/T2H产品网站 http://www.renesas.com/rzt2h 或 RZ/T2H产品网站 http://www.renesas.com/rzn2h 获取。
1970年1月1日
视频和培训
本视频概述了 FSP 配置中的所有选项卡。 [PIN] 除外,此部分已在引脚配置功能视频中介绍。
章节标题
00:10 概述
00:44 摘要选项卡介绍
01:22 BSP 选项卡介绍
03:39 时钟选项卡的介绍
04:52 堆栈选项卡介绍
05:42 中断选项卡介绍
06:30 事件链接选项卡介绍
07:13 组件选项卡介绍
相关资源
FSP 链接
开发板链接
用户手册链接
视频链接
新闻和博客
新闻
2024年11月26日
|
博客
2024年11月26日
|
博客
2023年7月3日
|