跳转到主要内容

概览

描述

The 49FCT805 is a non-inverting buffer/clock driver built using advanced dual metal CMOS technology. Each bank consists of two banks of drivers. Each bank drives five output buffers from a standard TTL compatible input. These devices feature a "heart-beat" monitor for diagnostics and PLL driving. The MON output is identical to all other outputs and complies with the output specifications in this document. The 49FCT805 offers low capacitance inputs and hysteresis. Rail-to-rail output swing improves noise margin and allows easy interface with CMOS inputs.

特性

  • 0.5 MICRON CMOS Technology
  • Guaranteed low skew < 700ps (max.)
  • Low duty cycle distortion < 1ns (max.)
  • Low CMOS power levels
  • TTL compatible inputs and outputs
  • Rail-to-rail output voltage swing
  • High drive: -24mA IOH, +64mA IOL
  • Two independent output banks with 3-state control
  • 1:5 fanout per bank
  • "Heartbeat" monitor output
  • Available in SSOP and SOIC packages

产品对比

应用

文档

设计和开发

模型

ECAD 模块

点击产品选项表中的 CAD 模型链接,查找 SamacSys 中的原理图符号、PCB 焊盘布局和 3D CAD 模型。如果符号和模型不可用,可直接在 SamacSys 请求该符号或模型。

Diagram of ECAD Models

模型

类型 文档标题 日期
模型 - IBIS ZIP 9 KB
模型 - SPICE 登录后下载 SP 131 KB
2 项目

产品选项

当前筛选条件

支持

支持社区

支持社区

在线询问瑞萨电子工程社群的技术人员,快速获得技术支持。
浏览常见问题解答

常见问题

浏览我们的知识库,了解常见问题的解答。
提交工单

提交工单

需要咨询技术性问题或提供非公开信息吗?